卿 太 全
该抢答器为全数字集成电路设计,外围元件很少,非常适合自制。该抢答器还具有分组数多、分辨率高等优点。
电路如图。
整个电路由三部分构成,可设置成24个抢答组。图中虚线内为其中的第一部分,共8个组;虚线外为公共部分,第二、第三部分的电路与第一部分完全相同。(点击
图:放大观看)
电路主要由8D型锁存器,与非门构成的环形震荡器、逻辑控制电路组成。与非门IC3构成的环形震荡器,由于没有外接任何元件,它依靠门电路自身的延迟时间而形成震荡,因此,其震荡频率很高,为提高抢答组之间的分辨时间(分辨率)提供了条件。
按键S1~S8分别为一个抢答组,开关S由主持人控制,不抢答时,S置于“off”,此时, IC1(8D型锁存器)处于复位状态,输出Q1~Q8均为“0”,IC2输出为“1”,或非门F4关闭,各抢答组的按键不起作用。
进行抢答时,主持人先把开关置于“on”,IC1的复位被解除,没有按键按下前,IC1的数据输入端D1~D8均为高电平,对应的输出端Q1~Q8也为高电平,8输入与非门IC2输出为“0”,或非门F4打开(输出为“1”),IC3起振,振荡产生的高频时钟信号送入IC1的CP端,在时钟信号的作用下,IC1接收D端数据并输出到Q端,为抢答作好了准备。
一旦抢答发生,假如S1键首先按下,则IC1的D1端被接地,Q1端输出低电平,IC2输出“1”, IC4输出“0”,IC3振荡停止。IC3一旦停振,IC1无时钟脉冲输入,此时,即使IC的D1~D8端有新的数据输入,IC1拒绝接收数据。所以,电路对后来按下按键的抢答组不作出反应。Q1输出为“0”时,LED1点亮,根据点亮的LED就可以判断出是哪一组抢答成功了。
电脑抢答器网 抢答器设计与制作的专业网站 大学生课程设计的园地 |